Português English
Contato
Publicado em: 18/05/2010

Dissertação de Mestrado em Microeletrônica

UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL
INSTITUTO DE INFORMÁTICA
PROGRAMA DE POS-GRADUAÇÃO EM COMPUTAÇÃO
———————————————————
DEFESA DE DISSERTAÇÃO DE MESTRADO

Aluna: Débora da Silva Motta Matos
Orientador: Prof. Dr. Altamiro Amadeu Susin

Titulo: Interfaces Parametrizáveis para Aplicações Interconectadas por uma Rede-em-Chip.
Linha de Pesquisa: Microeletrônica

Data: 20/05/2010
Hora: 15h30
Local: Auditório José Mauro Volkmer de Castilho (Verde)

Banca Examinadora:
Prof. Dr. Cesar Albenes Zeferino (UNIVALI/SC)
Prof. Dr. Marcelo Lubaszewski (UFRGS)
Prof. Dr. Ivan Saraiva Silva (UFPI)

Presidente da Banca: Prof. Dr. Altamiro Amadeu Susin

Resumo: As redes-em-chip (NoCs) surgiram como uma alternativa aos atuais problemas de interconexão decorrentes da redução da escala de tecnologia de fabricação de circuitos integrados. O desenvolvimento de transistores com nanômetros de largura tem permitido a inserção de sistemas altamente complexos em uma única pastilha de silício. Dessa forma, os SoCs (Systems-on-Chip) passaram a constituir inúmeros elementos de processamentos (EPs) e as NoCs têm se apresentado como uma opção eficiente no provimento da interconexão destes elementos, permitindo escalabilidade e paralelismo ao sistema. No entanto, esta conexão não é realizada de forma direta. Todo sistema conectado por uma NoC necessita de interfaces de rede (IRs) para intermediar a conexão dos elementos de processamento aos roteadores da rede. O objetivo desse trabalho é apresentar soluções arquiteturais de interfaces de redes que atendam diferentes aplicações de forma genérica. Neste trabalho foram desenvolvidas interfaces de redes genéricas, reutilizáveis e configuráveis. A proposta de interface de rede apresentada nesse trabalho possibilita a configuração de diversos parâmetros arquiteturais, como largura de dados dos EPs, profundidade das FIFOs das interfaces, profundidade das FIFOs da NoC e largura de dados da rede, possibilitando prover a interconexão de qualquer aplicação com um mínimo de reprojeto.P ara validar as arquiteturas das IRs desenvolvidas, os módulos do decodificador de vídeo segundo o padrão H.264 foram conectados à NoC através das interfaces projetadas. A partir dessa implementação, pôde-se levantar diversas necessidades que devem ser atendidas pelas IRs.

Palavras-Chave: Interfaces de rede, redes-em-chip, decodificador de vídeo H.264, soluções de interconexão, sistemas em chip.