LOCAL SYMPOSIUMS

1. REIS, André; GIFFONI, Eduardo; MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. Biblioteca II do Projeto TRANCA. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 45-48. Comunicação técnica

2. ZORZO, Avelino; REIS, Ricardo Augusto da Luz. Envio de Circuitos Via Rede. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989.p. 28-30. Comunicação técnica

3. REIS, André Inácio; MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. MODEM - Desenvolvimento de um ASIC para Modems de Banda Base. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 41-44. Comunicação Técnica

4. LUBASZEWSKI, Marcelo; REIS, Ricardo Augusto da Luz; ZORZO, Avelino. TRAMO - Gerador de Módulos TRANCA. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 85-88. Comunicação técnica

5. MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. EXTRALO - Um Extrator Lógico. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 99-102. Comunicação técnica

6. MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. TRAGO - TRANCA Gate-matrix Generator. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 103-106. Comunicação técnica

7. MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. GUARA - Gerador Automático de Memórias RAM. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 107-110. Comunicação técnica

8. REIS, Ricardo Augusto da Luz. Planejamento Topológico de Circuitos VLSI. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1989. p. 129-133. Comunicação técnica

9. GOMES, Rogério Figurelli; REIS, Ricardo Augusto da Luz. Ferramenta TOPO. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, 5., Tramandaí, 17-18 nov. 1989. Anais. Porto Alegre: CPGCC da UFRGS, 1989. p. 134-135.

10. MORAES, Fernando Gehm; REIS, Ricardo Augusto da Luz. TRAGO - Resultados. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Tramandaí, 6., nov. 1990. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1990. p. 24-28. Comunicação técnica

11. STEMMER, Marcos A. Stemmer; REIS, Ricardo Augusto da Luz. EXTRIBO: Uma Versão Corrigida e Melhorada do Extrator Hierárquico de Circuitos. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Tramandaí, 6., nov. 1990. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1990. p. 34-36. Comunicação técnica

12. GÜNTZEL, José Luis; RIBAS, Renato; REIS, Ricardo Augusto da Luz. PROJETO MARCELA: Uma Opção de Implementação para o Sistema TRANCA. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Tramandaí, 6., nov. 1990. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1990. p. 62-69. Comunicação técnica

13. REIS, Ricardo Augusto da Luz; HÜBSCHER, Pedro Inácio. Síntese Automática de um Circuito Utilizando o Gerador de Módulos "TRAMO". In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Tramandaí, 6., nov. 1990. Anais. Porto Alegre: UFRGS/CPGCC/GME, 1990. p. 82-85. Comunicação técnica

14. Crusius, César Augusto Ronato; REIS, Ricardo Augusto da Luz A Pad Router. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS - II/CPGCC/GME, 1991. p. 43-45

15. SOTILLE, Mauro Afonso; REIS, Ricardo Augusto da Luz. Extra: Tranca Graphic Exhibition Module. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS - II/CPGCC/GME, 1991. p. 46-49

16. SOUZA, Carlos Eduardo S.; REIS, Ricardo Augusto da Luz.The Interface of the TRANCA System in SUN Workstation In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 50-53

17. JOHANN, Marcelo; GOMES, Rogerio; REIS, Ricardo Augusto da Luz. CORCEL: Automatic Corretion of the Cell Design Rules. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 54-57

18. SCHERMER, Paulo Armando; REIS, Ricardo Augusto da Luz. Cancheiro, a Tool for printing Layouts. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 58-59

19. DRI, Alberto; REIS, Ricardo Augusto da Luz. Rethinking Our Programs. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 60-66

21. DRI, Alberto; REIS, Ricardo Augusto da Luz. Algumas Idéias Sobre Programação Orientada a Objetos. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 67-71

22. FREITAS, Demétrio Luiz N.; REIS, Ricardo Augusto da Luz. COTONET: A Spice Netlist Comparison Tool. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 72-75

23. FACHIN, Daniel; GÜNTZEL, José L.; RIBAS, Renato; REIS, Ricardo Augusto da Luz. TCHÊ: A Test Chip For The Marcela Project. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 76-79

24. APREA, Javier; GÜNTZEL, José L.; FICHMAN, Luis; KINDEL, Marcus.REIS; Ricardo Augusto da Luz. The Gama Integrated Circuits. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 80-83

25. CASACURTA, Alexandre; SUZIN, Altamiro; REIS, Ricardo Augusto da Luz; BARONE, Dante; CARRO, Luigi; STEMMER, Marcos; RIBEIRO, Alexandre; HENTZ, André; MORAES, Fernando; PASTORELLE, Marco Antônio; LUZ, Marcos Vinicius; LEMOS, Robson. SELA: Sistema de Edição de Layouts. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Capão da Canoa, nov. 1991. Anais. UFRGS-II/CPGCC/GME, 1991. p. 137-140

26. CRUSIUS, Cesar; REIS, Ricardo Augusto da Luz. The GRANEL 2.0 Pad Router. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 13-16

27. CRUSIUS, Cesar; REIS, Ricardo Augusto da Luz. The POSTCIF Circuit Printer. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 17-20

28. JOHANN, Marcelo de Oliveira; REIS, Ricardo Augusto da Luz. MARTE: Maze RouTer Environment. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 37-40

29. GÜNTZEL, José L.; Freitas, Demétrio; REIS, Ricardo Augusto da Luz. MARLA: The Marcela Layout Assigner. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 41-46

30. FLORES, Aline Pessano; GÜNTZEL, José L.; REIS, Ricardo Augusto da Luz. Performance Analysus Of The Marcela Design Tools. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 47-52

31. TAVARES, Reginaldo; REIS, Ricardo Augusto da Luz. Full Custom Alu Of The Ila 9200 Microprocessor. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16-17, abril, 1993. Anais. UFRGS-II/CPGCC/GME, 1993. p. 57-60

32. JOHANN, Marcelo de Oliveira; REIS, Ricardo Augusto da Luz. State-of-the-art In Over-the-Cell Routing and TRANCA Directions. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 21-24

33. SCHERMER, Paulo Armando; REIS, Ricardo Augusto da Luz. TRAPP. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 25-28

34. JOHANN, Marcelo de Oliveira; REIS, Ricardo Augusto da Luz. Performance Improvements and Results of the MARTE Routing System. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 29-32

35. JOHANN, Marcelo de Oliveira; KINDEL, Marcus; BRANCO, Daniel de Moraes; REIS, Ricardo Augusto da Luz. Cell Libraries Desing For TRAMO II Sythesis. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 33-36

36. JOHANN, Marcelo de Oliveira; JECK JR, Walter; REIS, André; REIS, Ricardo Augusto da Luz. A Layout Restriction Matrix Extractor. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 37-40

37. KINDEL, Marcus; REIS, André; REIS, Ricardo Augusto da Luz. Automatic Cell Generation. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 41-44

38. GÜNTZEL, José L.; FLORES, Aline Pessano; REIS, Ricardo Augusto da Luz. The Interface of the MARCELA Module Generator. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 45-48

39. FREITAS, Demétrio Luiz Nascimento; Güntzel, José Luiz; REIS, Ricardo Augusto da Luz. Partitioning-Based Procedures for Sea-of-Cells Layout Assignment. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 49-52

40. GÜNTZEL, José luiz; BELFORT, Hendrio Baron; REIS, Ricardo Augusto da Luz. The Logic Decomposicion Problem in the Sea-of-Cells Appoach. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 53-56

41. MÄHLMANN, Luis Gustavo G.; FRAGOSO, João Leonardo; REIS, Ricardo Augusto da Luz. TENTOS FOR WINDOWS: A Microeletronics CAD Tool Box. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 57-60

42. TAVARES, Reginaldo; REIS, Ricardo Augusto da Luz. Dynamic Carry Lookahead Adder Design. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 28-29, julho, 1994. Anais. UFRGS-II/CPGCC/GME, 1994. p. 123-126

43. REIS, A.; ROBERT, M.; AUVERGNE, D.; REIS, R., Associating CMOS Transistors with BDD Arcs for Technology Mapping. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 73-78.

44. REIS, A.; MORAES, F.; ROBERT, M.; AUVERGNE, D.; REIS, R., Library Free Implementation of ICs. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 67-72.

45. MORAES, F.; ROBERT, M.; AUVERGNE, D.; REIS, R., An effficient Layout Synthesis Approach for CMOS Random Logic Circuits. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 79-86.

46. MORAES, F.; TORRES L.; ROBERT, M.; AUVERGNE, D.; REIS, R., Performance prediction For Automatic Layout Synthesis. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 87-94.

47. MÄHLMANN, Luis Gustavo G.; REIS, R., Analysis of The Current State of Tentos System. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 95-98.

48. TAVARES, Reginaldo; WULFHORST, R.; REIS, R., Logic Decomposition from EQN Format. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 99-102.

49. TAVARES, Reginaldo; RAUPP, R.; REIS, R., An Implementation of the Equadif Circuit. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 103-108.

50. JOHANN, Marcelo de Oliveira; MORAES, F.; KINDEL, Marcus; REIS, R.. A comparison between TRAMOII and TROPIC Layouts. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 109-112.

51. JOHANN, Marcelo de Oliveira; MORAES, F.; KINDEL, Marcus; REIS, R.. A comparison between Standard Cells and TRANCA Layouts. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 1113-116.

52. PILGER, L.; TAVARES, Reginaldo; REIS, R.. Circuits of the Data Path of the ILA9200 Microprocessor. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 18-19, maio, 1995. Anais. UFRGS-II/CPGCC/GME, 1995. p. 117-120.

53. CARRO, Luigi; JOHANN, Marcelo; MORAES, Marcelo; KINDEL, Marcus; LIMA, Alexandre; MIGLIORIN, Gilberto; GONÇALVES, Pedro; NARDI, Giovani; REIS, Ricardo; JACOBI, Ricardo; SUZIM, Altamiro. ÁGATA: Brazilian Environment for Designing ASIC’S. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 1 - 4.

54. LIMA, Fernanda G.; MORAES, Fernando; REIS, Ricardo. Interface GDT-TROPIC. . In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 21 - 24.

55. INDRUSIAK, Leandro S.; REIS, Ricardo. A World Wide Web Based Microelectronics Tutorial. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 37 - 40.

56. ZART, Marcos; MORAES, Fernando; REIS, Ricardo. Simbolic Layout Compaction. In: : SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 53 - 56.

57. FRAGOSO, João L.; REIS, Ricardo. A New Topology for MARCELA Prediffused Cells Masterslice. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 65 - 68.

58. GÜNTZEL, José L.; REIS, Ricardo; AUVERGNE, Daniel. The Path Sensitization Problem in Combinational Circuits: Theory. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 69 - 74.

59. MARTINS, João B.; MORAES, Fernando, REIS, Ricardo; KLAS, Juliana. Low Power Techniques and Power Estimation in Flip Flops: A Review. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 79 - 82.

60. JOHANN, Marcelo; MÜHLEN, Dickson; REIS, Ricardo. UFDS: A Practical Way of Storing and Reading Data for Flexible Prototyping. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais . UFRGS-II/CPGCC/GME, 1996. p. 91 - 96.

61. JOHANN,Marcelo; CARRO, Luigi; REIS, Ricardo. GAROTA: Gate Array Router of ÁGATA System. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 97 - 100.

62. JOHANN, Marcelo; MORAES, Marcelo; REIS, Ricardo. Using GAROTA facilities to Help Master-Slice Generation. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 101 - 102.

63. HENTZ, Felipe; MORAES, Fernando; JOHANN,Marcelo; REIS, Ricardo. Verifier for project Agata’s router. In: : SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 103 - 106.

64. JOHANN, Marcelo; HENTZ, Felipe; REIS, Ricardo. Automatic Extraction of Layout Restrictions: Version 2. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 115 - 118.

65. MISIUK, Eliane C.; COTA, Érika F.; MORAES, Fernando; REIS, Ricardo. Generic Algorithms in Standard-Cell Placement. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 133 - 136.

66. KINDEL, Marcus; CARRO, Luigi; REIS, Ricardo. EDIF 200 Parser Development. In: SEMINÁRIO INTERNO DE MICROELETRÔNICA, Porto Alegre, 16 - 17, agosto, 1996. Anais. UFRGS-II/CPGCC/GME, 1996. p. 149 - 152.

67. FERREIRA, Fabio; JOHANN, Marcelo; REIS, Ricardo. Layout Design of New Masterslices for the Agata Project. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Br) Proceedings. Porto Alegre : Cpgcc Ufrgs, 1997. P. 155-156.

68. FRAGOSO, João; GUNTZEL, Jose; REIS, Ricardo. An X-Window/Motif Interface for the Marcela System. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre

69. GUNTZEL, Jose; REIS, Ricardo. A Path Search Algorithm Based On Implicit Path Enumeration Which Considers Fall And Rise Times. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre 1997. P. 55-60.

70. INDRUSIAK, Leandro; REIS, Ricardo. 3D Circuit Layout Visualization Using Vrml. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : 1997. P. 77-80.

71. INDRUSIAK, Leandro; REIS, Ricardo. A WWW Approach For Eda Tool Integration. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 81-84.

72. INDRUSIAK, Leandro; REIS, Ricardo. Microelectronics Learning Using WWW. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 73-76.

73. JOHANN, Marcelo; REIS, Ricardo. Legal : A New Algorithm For Area Routing. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 161-164.

74. LIMA, Fernanda; MORAES, Fernando; REIS, Ricardo. Parasitic Capacitance Evaluation. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 17-20. Il.

75. MARTINS, João; REIS, Ricardo. Circuit Activity Switching Estimation Driven For Low Power. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 61-64.

76. PIBERNAT, Angela Cassales; LIMA, Fernanda; MORAES, Fernando; REIS, Ricardo. An Efficient Layout Style For Three-Metal Macro-Cells And Two-Metal Macro-Cells Comparison. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 49-54.

77. REIS, Andre; REIS, Ricardo; AUVERGNE, Daniel; ROBERT, Michel. The Library Free Technology Mapping Problem. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P.147-154.

78. SEVERO, Artur Cardoso; KINDEL, Marcus; REIS, Ricardo Augusto Da Luz. A New Layout Structure. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 171-172. Il.

79. SILVA, Luiz Gilmar P. De S. E; LIMA, Fernanda Gusmao De; CARRO, Luigi; REIS, Ricardo Augusto Da Luz. Synthesis Of The Fpga Version Of 8051. In: Ufrgs Microelectronics Seminar (12.: 1997, Jun. 6-7 : Porto Alegre, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 115-120.

80. CAYE, Adriano Pegoraro; JOHANN, Marcelo de Oliveira; REIS, Ricardo Augusto da Luz. Desenvolvimento de Uma Interface Para Criacao de Estruturas de Dados. In: Salao De Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro de Resumos. Porto Alegre : Ufrgs, 1997. P. 46.

81. SEVERO, A.C.; KINDEL, M.; REIS, R. , Proposta de Layout para Vários Níveis de Roteamento, In: Salao De Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro De Resumos. Porto Alegre : Ufrgs, 1997. P. 127

82. PIBERNAT, A. C.; LIMA, F. G., MORAES, F.;REIS, R., Comparação de Síntese de Layout com Duas e Três Camadas de Metal, In: Salao de Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro de Resumos. Porto Alegre : Ufrgs, 1997. P.127

83. FRAGOSO, J.L.; REIS, R.; Uma Interface Xwindow/Motif para o Sistema Marcela. In: Salao de Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro De Resumos. Porto Alegre : Ufrgs, 1997. P.128

84. GRALEWSKI, D., BRASCO, F., INDRUSIAK, L.; REIS, Ricardo, Ambiente de Concepção de Circuitos Integrados Baseado em WWW. In: Salao de Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro De Resumos. Porto Alegre : Ufrgs, 1997. P.129

85. LIMA, F., MORAES, F., REIS, R., Avaliador de Capacitâncias Parasitas em Circuitos Integrados. In: Salao De Iniciacao Cientifica (9: 1997 : Porto Alegre) Livro de Resumos. Porto Alegre : Ufrgs, 1997. P. 149

86. INDRUSIAK, Leandro Soares. Ambiente De Apoio Ao Projeto De Circuitos Integrados Utilizando World Wide Web. In: Semana Academica Do Cpgcc (2.: 1997, Jul. 14-18 : Porto Alegre, Brs) Anais. Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 163-166. Il. Orientador De Trabalho: Reis, Ricardo Augusto Da Luz.

87. MACARTHY, Marcello Da Rocha. Sintese Automatica De Blocos Funcionais A Partir De Uma Descricao Comportamental. In: Semana Academica Do Cpgcc (2.: 1997, Jul. 14-18 : Porto Alegre, Brs) . Porto Alegre : Cpgcc Da Ufrgs, 1997. P. 167-170. Il. Orientador De Trabalho: Reis, Ricardo Augusto Da Luz.

88. MACARTHY, Marcello, REIS, R. A Study about Cache Memories. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998.pg. 19-22

89. MACARTHY, Marcello, REIS,. A Cache Memory for the Superflux Microprocessor . In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 23-26

90. GRALEWSKI, Daniel; INDRUSIAK, Leandro; REIS, Ricardo Building Server Side Applications with Java . In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998.pg. 29-32

91. BRONDANI, Cátia; BRASCO, Fabian; INDRUSIAK, Leandro; REIS, Ricardo Graphics Schemes Development to Jale. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc da Ufrgs, 1998. pg. 33-36

92. INDRUSIAK, Leandro; REIS, Ricardo A Case Study for the CAVE Project In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc da Ufrgs, 1998.pg. 39-42

93. REIS, Andre; ROBERT, Michel; REIS, Ricardo; Technology Mapping Targeting Virtual Libraries. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 55-58

94. GUNTZEL, José; PINTO, Ana; REIS, Ricardo Considering Different Fall and Rise Gate Delays in Path Enumeration. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 59-65

95. PINTO, Ana; GUNTZEL, Jose; REIS, Ricardo. Performance Evaluation of the sgd and spgd Path Enumeration Methods. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998.pg. 67-70

96. FERREIRA, Fábio; GÜNTZEL, José; CARRO, Luigi; REIS, Ricardo. Path-Based Power Estimation of CMOS Circuits. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 73-76

97. KINDEL, Marcus; REIS, Ricardo Tramo3 Synthesis System. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 79-82

98. MARTINS, João; REIS, Ricardo Techniques for Power Estimation in VLSI Circuits. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg.85-88

99. JOHANN, Marcelo; REIS, Ricardo. GAROTA version Beta 2.3. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc Da Ufrgs, 1998. pg. 95-98

100. LIMA, Fernanda G.; GÜNTZEL, José; CARRO, Luigi; JOHANN, Marcelo; REIS, Ricardo On The Applicability of Universal Logic Gates to Design Masked Programmable Gate Array . In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc da Ufrgs, 1998.pg.133-136

101. LIMA, Fernanda G.; CARRO, Luigi; GÜNTZEL, José; JOHANN, Marcelo; REIS, Ricardo Area Gain Using Universal Logic Gates. In: Ufrgs Microelectronics Seminar (13.: 1998, Mai. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc da Ufrgs, 1998. pg. 139-142

102. FRAGOSO, J.L.; REIS, R.;. Path Sensitization in Circuits Containing SCCGs. In: Ufrgs Microelectronics Seminar (13.: 1998, Maio. 22-23 : Bento Gonçalves, Brs) Proceedings. Porto Alegre : Cpgcc da Ufrgs, 1998. pg. 196-199

103. D'AVILA, Eduardo; LIMA, Fernanda G.; REIS, Ricardo, EDIF to BLIF Converter, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 47-50.

104. GRALEWSKI, Daniel; WINCKLER, Marco; INDRUSIAK, Leandro; REIS, Ricardo, JALE – JAVA Layout Editor, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 51-54

105. LIMA, Fernanda G.; JOHANN, Marcelo; GÜNTZEL, José; D'AVILA, Eduardo; CARRO, Luigi; REIS, Ricardo, Maragata, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 55-62

106. HENTSCHKE, Renato; JOHANN, Marcelo; REIS, Ricardo, A Specialized Assignment Algorithm for the GAROTA Router, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 63-66

107. GUNTZEL, José; DALL PIZZOL, Guilherme; REIS, Ricardo, Exploiting Circuit Regularity in Functional Timing Analysis, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 77-82

108. JOHANN, Marcelo; CARRO, Luigi; REIS, Ricardo, Automatic Master-Slice Generation with GAROTA Ver. Beta 2.5, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 83-86

109. PINTO, Ana; REIS, Ricardo, Placement Algorithms for VLSI Circuits, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 87-90

110. LIMA, Fernanda G.; JOHANN, Marcelo; GÜNTZEL, José; CARRO, Luigi; REIS, Ricardo, Programa_de_TV Tool, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 91-104

111. MARTINS, João B.; MONTEIRO, José; REIS, Ricardo, Capacitance Estimation in CMOS Logic Gates, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 105-108

112. FERREIRA, Fábio.; REIS, Ricardo, Parasitic Capacitance Extraction in Submicronic Technologies, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 105-108

113. OST, Luciano.; INDRUSIAK, Leandro.; REIS, Ricardo, Dynamic 3D Models of Integrated Circuits using VRML, In: Microelectronics Seminar (14.: 1999, July 9-10: Pelotas, Brs) Proceedings. ISBN 85702591-1 Porto Alegre: UFRGS, 1999. pg. 121-124

114. OST, L.C.; INDRUSIAK, L.S.; REIS, R.A.L. Visualização 3D de Circuitos Integrados usando Modelos VRML, IV Simpósio Nacional de Informática, Santa Maria, RS, 13 a 17 de setembro de 1999. p. 56-60. Organização e publicação: Centro Universitário Franciscano, Santa Maria

115. LIMA, Fernanda, COTA E.; CARRO, Luigi; LUBASZEWSKI, Marcelo; REIS, Ricardo; VELAZCO, Raoul; REZGUI, Sana. SEU Hardened 8051-like Micro-controller In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: SBC, 2000.

116. HENTSCHKE, Renato; JOHANN, Marcelo; REIS, Ricardo. Algorithms for Automatic Random Graph Generation. In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

117. HERNANDEZ, Emerson; SAWICKI, Sandro; INDRUSIAK, Leandro.; REIS, Ricardo. WWW as an Environment to IC Project: The JASE Tool (Java Schematic Editor). In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

118. FRAGOSO, João.; MORAES, Fernando; REIS, Ricardo. WTROPIC: A Macro-Cell Generator on Internet. In: Microelectronics Seminar (15.: 2000, August 4-5 : Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

119. FERREIRA, Fábio.; MORAES, Fernando; REIS, Ricardo. Extracting Capacitance and Resistance of the Interconnections in Deep Submicron IC Design. In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

120. GUNTZEL, Jose; PINTO, Ana; d'ÁVILA, Eduardo; REIS, Ricardo. ATG-Based Timing Analysis of Circuits Containing Complex Gates. In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

121. PINTO, Ana; GUNTZEL, José; REIS, Ricardo. Recursive Learning: A New Methodology for Backtrackings Reduction in Functional Timing Analysis. In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

122. AGOSTINI, Luciano; STTEMMER, Gaspar; PRADO, Alex; PACHECO, Roberto; CAMPOS, Tatiane; BAMPI, Sérgio; REIS, Ricardo; SisECO: an Echo -Canceling Integrated Circuit, In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

123. VANZ, Rafael; MORAES, Maurício; d'ÁVILA, Eduardo; REIS, Ricardo. A 0,6m Cell Library. In: Microelectronics Seminar (15.: 2000, August 4-5: Torres, Brs) Proceedings. Porto Alegre: UFRGS, 2000.

124. AGOSTINI, Luciano; STEMMER, Gaspar; BAMPI, Sergio; REIS, Ricardo; A 20 x 3 bit Multiplier for Echo Cancellation, In: Microelectronics Seminar (16.: 2001, August 10-11: Santa Maria, Brs) Proceedings. ISBN 85-88425-01-7 Porto Alegre: UFRGS, 2001. pg. 11-16.

125. HENTSCHKE, Renato; JOHANN, Marcelo; REIS, Ricardo; A Global Router for LEGAL detailed routing, In: Microelectronics Seminar (16.: 2001, August 10-11: Santa Maria, Brs) Proceedings. ISBN 85-88425-01-7 Porto Alegre: UFRGS, 2001. pg. 45-48.

126. BRISOLARA, Lisane; INDRUSIAK, Luciano; REIS, Ricardo; Developing an Hierarchical Schematic Editor to WWW, In: Microelectronics Seminar (16.: 2001, August 10-11: Santa Maria, Brs) Proceedings. ISBN 85-88425-01-7 Porto Alegre: UFRGS, 2001. pg. 49-52.

127. SAWICKI, Sandro; HERNANDEZ, Émerson B.; INDRUSIAK, Luciano S.; REIS, Ricardo; Cooperative Project using the Cave Framework, In: Microelectronics Seminar (16.: 2001, August 10-11 : Santa Maria, Brs) Proceedings. ISBN 85-88425-01-7 Porto Alegre: UFRGS, 2001. pg. 53-56.

128. PANATO, Alex; NEUBERGER, Gustavo; LAZZARI, Cristano; LIMA, Fernanda; REIS, Ricardo; Testing a Rijndael VHDL Description to Single Event Upsets, In: 17th South Symposium on Microeletronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 25-28.

129. HENTSCHKE, Renato; REIS, Ricardo; A Didatic Simulated Annealing Placement Tool, In: 17th South Symposium on Microeletronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 31-42

130. GIRARDI, Alessandro; HENTSCHKE, Renato; CORTES, Fernando; REIS, Ricardo; A Parameterized ROM Generator, In: 17th South Symposium on Microeletronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 39-42.

131. WILKE, Gustavo; GÜNTZEL, José; BYSTRONSKI, Márcio; PINTO, Ana; REIS, Ricardo; Finding the Critical Delay of Combinational Blocks by Floating Vector Simulation and Tracing, In: 17th South Symposium on Microeletrônics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 43-46.

132. SAWICKI, Sandro; BRISOLARA, Lisane; INDUSIAK, Leandro; REIS, Ricardo; Collaborative Desighn based on Shared Objects Spaces, In: 17th South Symposium on Microelectronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 47-50.

133. NEUBERGER, Gustavo; LIMA, Fernanda; REIS, Ricardo; Designing a Reed-Solomon Core Optimized for Area and Performance, In: 17th South Symposium on Microelectronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 69-72.

134. LIMA, Fernanda; CARRO, Luigi; REIS, Ricardo; Analyzing SEU Mitigation Techniques for SRAM-based FPGAs, In: 17th South Symposium on Microelectronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 73-76.

135. HENTSCHKE, Renato; LAZZARI, Cristiano; GUNTZEL, José; REIS, Ricardo; Lemon Dragon Physical Synthesis, In: 17th South Symposium on Microelectronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 119-122.

136. BRISOLARA, Lisane; INDUSIAK, Leandro; REIS, Ricardo; Blade: A Hierarchical diagram editor target to collaboration, In: 17th South Symposium on Microelectronics (2002, June 21-22: Gramado, Brs) Proceedings. ISBN 85-88442-36-1 Porto Alegre: UFRGS, 2002 pg. 123-126.

137. LAZZARI, Cristiano; GUNTZEL, José; REIS, Ricardo; Timing-driver Automatic Layout Generation of Digital CMOS Circuits, In: 18th South Symposium on Microelectronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 81-84.

138. SANTOS, Cristiano; WILKE, Gustavo; LAZZARI, Cristiano; REIS, Ricardo; GUNTZEL, José; A Sizing Algorithm Applied to an Automatic Layout Generatior, In: 18th South Symposium on Microelectronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 85-88.

139. DOMINGUES, Cristiano; LAZZARI, Cristiano; REIS, Ricardo; A CAD tool for IC layout in SOI technology, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 89-92.

140. FERRÃO, Daniel; WILKE, Gustavo; REIS, Ricardo; GUNTZEL, José; Improving Critical Path Identification in Funcional Timing Analysis, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 93-98.

141. FIORENTIN, Diogo; HENTSCHKE, Renato; REIS, Ricardo; Apple Parrot: a circuit partitioner, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 99-102.

142. SANTOS, Glauco; JOHANN, Marcelo; REIS, Ricardo; Steiner Arborescence Study, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 107-110.

143. BRUSAMARELLO, Lucas; WILKE, Gustavo; SILVA, Luciano; REAL, Rodrigo; FRAINER, Gustavo; REIS, Ricardo; GEYER, Claudio; GÜNTZEL, José; YAMIN, Adenauer; AUGUSTIN, Iara. Timing Verification Based on Floating Vector Simulation on a Heterogeneous Distributed System, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 111-114.

144. ALMEIDA, Marcel; CASACURTA, Alexandre; REIS, Ricardo; Visual Simulation of Integrated Circuits at Layout Level, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 115-118.

145. HENTSCHKE, Renato; REIS, Ricardo; An Interactive Placement Improvement Technique for Congestion Release, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 129-132.

146. PALMA, José; REIS, Ricardo; MORAES, Fernando; NOCs: State-of-Art in Local Research Centers, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 173-176.

147. NEUBERGER, Gustavo; LIMA, Fernanda; CARRO, Luigi; REIS, Ricardo; Evaluating Fault Coverage of Concurrent Error Detection Techniques for Arithmetic Circuits in SRAM-based FPGAs, In: 18th South Symposium on Microeletrônics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 195-198.

148. LIMA, Fernanda; CARRO, Luigi; REIS, Ricardo; Designing Fault Tolerant System into SRAM-based FPGAs, In: 18th South Symposium on Microeletrônics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 202-198.

149. FERRARI, Dione; REIS, Ricardo; SANTOS, Luiz; High Level Synthesis techniques for Low Power: An Introductory Study, In: 18th South Symposium on Microeletronics (2003, July 10-12: Novo Hamburgo, Brs) Proceedings. ISBN 85-86661-38-4, 2003 pg. 203-206.

150. MÜZELL, Victor; PANATO, Alex; REIS, Ricardo; A Study about Optimun Size of Pipeline Stages in Altera’s FPGAs, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9 . pg. 25-28.

151. HENTSCHKE, Renato; TAVARES, Reginaldo; REIS, Ricardo; A Cell Placer for Matrix Regular Layouts, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9 , pg. 59-64.

152. FLACH, Guilherme; HENTSCHKE, Renato; REIS, Ricardo; Algorithms for improvement of RotDL router, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9, 2004 pg. 65-70.

153. BASTIAN, Fabricio; Cristiano; LAZZARI, SANTOS, Cristiano; WILKE, Gustavo; GÜNTZEL, José; REIS, Ricardo; A New Parametrizable Folding Algorithm Applied to an Automatic Layout Generation Tool, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9, 2004 pg. 71-74.

154. BRUSAMARELLO, Lucas; HENTSCHKE, Renato; REIS, Ricardo; Parallel Simulated Annealing Algorithms for Computer Aided Design, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9, 2004 pg. 129-133.

155. NEUBERGER, Gustavo; KASTENSMIDT, Fernanda; REIS, Ricardo; Analysis of Transient Faults Effects in SRAM Memory, In: 19th South Symposium on Microeletronics (2004, May 06-08: São Miguel das Missões, Brs) Proceedings. ISBN 85-88442-77-9, 2004 pg. 150-153.

156. BASTOS, R. KASTENSMIDT, F. REIS, R. Designing Low Embedded Software for Mass-Produced Microprocessor by Using a Loop Table in On-Chip Memory. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p. 137-140. (ISBN: 85-7669-020-9)

157. BRUSAMARELLO, L. ; HENTSCHCKE, R. ; REIS, R. . Generic Parallel Simulated Annealing on a Cluster Architecture applied for Partitioning of VLSI Circuits. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p.87-90. (ISBN: 85-7669-020-9)

158. FLACH, G. A. ; HENTSCHKE, R. F. ; JOHANN, M. O. ; REIS, R. A. L. . Improving Maze Routers Routability by a New Rip-Up and Reroute Approach. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p.97-100. (ISBN: 85-7669-020-9)

159. FONSECA, Renan Alves ; SANTOS, Cristiano ; FERRÃO, Daniel ; WILKE, Gustavo ; REIS, Ricardo . Signal delay in RC Interconnect. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p. 101-104. (ISBN: 85-7669-020-9)

160. SANTOS, Glauco Borges Valim dos; JOHANN, Marcelo de Oliveira; REIS, Ricaro Augusto da Luz. High-Density Channel Routing Towards Full OTC Interconnect Design. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p.71-74. (ISBN: 85-7669-020-9)

161. MEINHARDT, C.; TAVARES, R.; REIS, R. A viewer for regular matrix circuit placements.In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p.79-82. (ISBN: 85-7669-020-9)

162. PINTO, F. A. ; FLACH, G. A. ; HENTSCHKE, R. F. ; REIS, R. A. L. . Introductory study of a proper data structure for design rules checking of VLSI layouts.In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 20. (SIM2005), Santa Cruz do Sul, Brazil, May 6-7, 2005. Proceedings... Santa Cruz do Sul, Brazil: UNISC, 2005. p.91-94. (ISBN: 85-7669-020-9)

163. BASTOS, R. ; KASTENSMIDT, F. L. ; REIS, Ricardo . Design of a Robust 8-bit Microprocessor to Soft Single Event Effects. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p.151-155. (ISBN: 85-7669-063-2)

164. BRUSAMARELLO, L.; SILVA, R. ; WIRTH, G. I. ; REIS, R. . Impact of Process Variability and Keeper Sizing on Dynamic Logic. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p. 173-176. (ISBN: 85-7669-063-2)

165. FLACH, G. A.; PINTO, F. A.; HENTSCHKE, R. F.; REIS, R. A. L. . A novel cell placer based on quadratic placement and simulated annealing. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p. 249-255. (ISBN: 85-7669-063-2)

166. MEINHARDT, Cristina ; TAVARES, Reginaldo da Nobrega ; REIS, Ricardo . Exploring Regular Approaches for IC Design. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p. 205-213. (ISBN: 85-7669-063-2)

167. MESQUITA, E. M.; BRAGA, M. P.; WILKE, G. R.; AGOSTINI, L. V.; REIS, R.; GÜNTZEL, J. L. Using Statistical Timing Analysis to Evaluate the Accuracy of Worst-Case Topological Timing Analysis. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p.89-92. (ISBN: 85-7669-063-2)

168. PALMA. J. C.; INDRUSIAK, L. S.; MORAES, F. G.; GLESNER, M. REIS, R. Evaluating the Effectiveness of Data Encoding aiming the Reduction of Power Consumption in Networks-on-Chip. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p.107-110. (ISBN: 85-7669-063-2)

169. ROLT, J. ; WIRTH, G. ; KASTENSMIDT, F. L. ; REIS, R. Analyzing the Effect of CMOS Process Variability on the SRAM cell Sensitivity to SEU. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p.139-145. (ISBN: 85-7669-063-2)

170. SAWICKI, S. ; HENTSCHKE, Renato ; JOHANN, Marcelo ; REIS, Ricardo . A Proposal for I/O Pins Partitioning and Placement in 3D ICs. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p. 241-244. (ISBN: 85-7669-063-2)

171. WILKE, G. ; MESQUITA, E. M. ; BRAGA, M. P. ; AGOSTINI, L. ; REIS, R. ; GÜNTZEL, José Luís Almada . A Basic Study on Monte Carlo Simulation and Its Applications on Statistical Timing Analysis. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p.97-100. (ISBN: 85-7669-063-2)

172. ZIESEMER, A. ; SANTOS, G. ; HENTSCHKE, R. ; REIS, R. Cell Size Estimative in an Automatic Layout Generation Flow. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 21. (SIM2006), Porto Alegre, RS, Brazil, May 8-9, 2006. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2006. p. 257-260. (ISBN: 85-7669-063-2)

173. ZIESEMER, A ; REIS, R. Automatic Transistor-Level Layout Generator of CMOS Cells. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p.57-60. (ISBN: 978-85-7669-117-4)

174. ZAGO, R. ; REIS, R. ; JOHANN, M.; Implementation of the path-finder global routing algorithm. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 65-68. (ISBN: 978-85-7669-117-4)

175. REIMANN, T.; SANTOS, G.; HENTSCHKE, R.; REIS, R.; JOHANN, M. Actual critical sink routing trees. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 69-72. (ISBN: 978-85-7669-117-4)

176. PINTO, F.; FLACH, G. A.; HENTSCHKE, R. F.; REIS, R. Z-Place 2D timing-driven approach. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 73-76. (ISBN: 978-85-7669-117-4)

177. FLACH, G.; JOHANN, M.; HENTSCHKE, R. F. REIS, R. Cell placement on graphics hardware. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 77-84. (ISBN: 978-85-7669-117-4)

178. LAUTENSCHLAGER, W. I. R.; REIS, R. Application of graph rewriting mechanisms in logic synthesis. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 85-88. (ISBN: 978-85-7669-117-4)

179. SAWICKI, S.; HENTSCHKE, R. F. FLACH, G.; JOHANN, M.; REIS, R. Studying the influence of I/O pads placement on wirelength and 3D-Vias of VLSI 3D integrated circuits. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 89-92. (ISBN: 978-85-7669-117-4)

180. NEUBERGER, G.; KASTENSMIDT, F.; WIRTH, G. I.; REIS, R.; BREDERLOW, R.; PACHA, C. Statistical analysis of variability of flip-flop race immunity in 130nm and 90nm CMOS technologies. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 105-108. (ISBN: 978-85-7669-117-4)

181. SONDON, S.; KASTENSMIDT, F.; REIS, R. A fault tolerant SRAM using reed solomon codes and bulk BICS. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 113-116. (ISBN: 978-85-7669-117-4)

182. PALMA, J. ; INDRUSIAK, L.; MORAES, F. G. ; GLESNER, M.; REIS, R. T-Bus-Invert : a coding scheme for Networks-on-Chip. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 22. (SIM2007), Porto Alegre, RS, Brazil, May 5-6, 2007. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2007. p. 151-154. (ISBN: 978-85-7669-117-4)

183. ASSIS, T.; KASTENSMIDT, F.; WIRTH, G.; REIS, R. Modeling of a NMOS 90 nm device to multiple event transient simulation. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 77-80. (ISBN: 978-85-76691-17-4)

184. FLACH, G.; JOHANN, M.; REIS, R Manhattan placement by linear programming. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 61-64. (ISBN: 978-85-76691-17-4)

185. LAUTENSCHLAGER, W.; REIS, R. Recent advances on logic synthesis. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 167-170. (ISBN: 978-85-76691-17-4)

186. LAZZARI, C.; ASSIS, T.; KASTENSMIDT, F.; WIRTH, G.; ANGHEL, L.; REIS, R. Asymmetric and symmetric transistor sizing to reduce SET sensitivity in integrated circuits. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 73-76. (ISBN: 978-85-76691-17-4)

187. MEINHARDT, C. VIOLANTE, M. REORDA, M. REIS, R. An experimental analysis of the lockstep architecture. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 89-93. (ISBN: 978-85-76691-17-4)

188. PAGLIARINI, S.; JOHANN, M.; REIS, R. Partitioning in the PARROT Flow for Physical Synthesis. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. (ISBN: 978-85-76691-17-4)

189. PINTO, F.; FLACH, G.; HENTSCHKE, R.; REIS, R. Timing-aware placement algorithm to 3D circuits. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 57-60. (ISBN: 978-85-76691-17-4)

190. REIMANN, T.; SANTOS, G.; JOHANN, M.; REIS, R. Performance-driven routing and interconnect delay models. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 49-52. (ISBN: 978-85-76691-17-4)

191. SALDANHA, L. B.; LEONHARDT, C.; ZIESEMER JUNIOR, A. M.; REIS, R. Improving pathfinder using iterated 1-steiner algorithm. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 53-56. (ISBN: 978-85-76691-17-4)

192. ZIESEMER JUNIOR, A. M.; REIS, R. Cellgen: an automatic cell synthesis tool. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 23. (SIM2008), Bento Gonçalves, RS, Brazil, May 5-6, 2008. Proceedings... Porto Alegre, RS, Brazil: UFRGS, 2008. p. 149-152. (ISBN: 978-85-76691-17-4)

193. SAWICKI, S. WILKE, G. R.; JOHANN, M. REIS, R. An iterative partitioning refinement algorithm based on simulated annealing for 3D VLSI circuits. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 15-18 (ISBN: 857669234-4)

194. LEONHARDT, C. ZIESEMER JUNIOR, A. M.; REIS, R. Improved detailed routing using Pathfinder and A*. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 23-26 (ISBN: 857669234-4)

195. LIMA, C. P.; FLACH, G.; PINTO, F.; REIS, R. PlaceDL : a global quadratic placement using a new technique for cell spreading. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 31-36. (ISBN: 857669234-4)

196. REIMANN, T.; SANTOS, G.; REIS, R. EL-FI : on the Elmore Fidelity under nanoscale technologies. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 37-40 (ISBN: 857669234-4)

197. FRANCK, H.; GUIMARÃES JÚNIOR, D. S.; REIS, R.; GUNTZEL, J. L.; BAMPI, S. Using an ASIC flow for the integration of a Wallace Tree multiplier in the DataPath of a RISC processor. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 79-82 (ISBN: 857669234-4)

198. GUIMARÃES JÚNIOR, D. S.; MOREIRA, T. G.; REIS, R.; PEREIRA, C. E. SpecISA : data and control flow optimezed processor. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 137-140. (ISBN: 857669234-4)

199. PINTO, F. A.; COTA, E. F.; CARRO, L.; REIS, R. Testing quaternary look-up tables. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 24. (SIM2009), Pelotas, RS, Brazil, May 4-9, 2009. Proceedings... Porto Alegre, RS, Brazil: SBC, 2009. p. 187-192. (ISBN: 857669234-4)

200. FLACH, G.; WILKE, G. R. JOHANN, M. REIS, R. Clock mesh size for wirelength capacitance minimization. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 35-38 (ISSN: 2177-5176)

201. GHISSONI, S.; COSTA, E. A.; MONTEIRO, J. C. A.; LAZZARI, C. REIS, R. Radix-2 decimation in time (DIT) FFT implementation based on multiple constant multiplication approach. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 149-152 (ISSN: 2177-5176)

202. GUEX, J.; MEINHARDT, C.; REIS, R . A case study about variability impact in a set of basic blocks designed to regular layouts. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 71-74 (ISSN: 2177-5176)

203. LEONHARDT, C.; ZIESEMER JUNIOR, A. M.; REIS, R. GDLR : a detailed routing tool. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 79-82 (ISSN: 2177-5176)

204. METZLER, CAROLINA MOMO. FERREIRA, LUIGI VAZ. WILKE, GUSTAVO REIS. REIS, R. Evaluating power consumption on buses under the effect of crosstalk. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 87-90 (ISSN: 2177-5176)

205. POSSER, G. GUIMARÃES JÚNIOR, D. S.; ZIESEMER JUNIOR, A. M. WILKE, G. R.; REIS, R. Automatic cell layouts generation using the ASTRAN tool. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 27-30 (ISSN: 2177-5176)

206. SECLEN, J. L. T.; NEUBERGER, G.; REIS, R. Design and verification of a layer-2 Ethernet MAC search engine and frame marker for a gigabit Ethernet switch. In: SOUTH SYMPOSIUM ON MICROELECTRONICS, 25. (SIM2010), Porto Alegre, RS, Brazil, May 10-15, 2010. Proceedings... Porto Alegre, RS, Brazil: SBC, 2010. p. 201-204 (ISSN: 2177-5176)